Simulador para el nodo de conmutación atm
No. 16 (2002-01-01)Autor/a(es/as)
-
Néstor Misael Peña Traslaviña*Profesor Asociado, Departamento de Ingeniería Eléctrica y Electrónica, Universidad de los Andes.
-
Alexander Forero A.**Ingeniero Electricista Universidad Nacional y Magíster en Ingeniería Electrónica de la Universidad de los Andes.
Resumen
Este artículo muestra los resultados del estudio de los nodos de conmutación “switches” multiestado ATM, con topologías de construcción Banyan, con manejo de memoria estática y compartida, localización de las colas a la entrada-salida de cada uno de los puertos y “switch” elemental (SE) de 2x2 ó 4x4. Se aplican diferentes técnicas de administración de memoria como “Backpressure”, “Pushout”, “Restricted Backpressure” y “Delay Pushout”. En cuanto a las fuentes de entrada se simuló tráfico regular con un proceso de Bernoulli y tráfico tipo ráfaga mediante un proceso interrumpido de Bernoulli (IBP) y una fuente ON-OFF. Para realizar el estudio se implementó una herramienta de simulación, mediante la técnica de eventos discretos y el simulador fue validado con varias publicaciones.